| 项目名称 | 基于FPGA的信号处理实验平台 | 项目编号 | JJ2025002903 |
|---|---|---|---|
| 公告开始日期 | 2025-11-25 12:11:37 | 公告截止日期 | |
| 采购单位 | 南开大学 | 付款方式 | 供方提供货物至需方指定地点经安装验收合格,双方签字确认后,七个工作日内支付全部货款。 |
| 联系人 | 登录后可见 | 联系电话 | 登录后可见 |
| 签约时间要求 | 到货时间要求 | 按照合同约定执行 | |
| 预算总价 | 未公布 | ||
| 收货地址 | 南开大学津南校区 | ||
| 供应商资质要求 | 符合《政府采购法》第二十二条规定的供应商基本条件 | ||
| 公告说明 | 符合要求,价格最低 | ||
| 采购商品 | 采购数量 | 计量单位 | 所属分类 |
|---|---|---|---|
| 基于FPGA的信号处理实验平台 | 20 | 台 | 无 |
| 品牌 | 汇顺达 |
|---|---|
| 型号 | HHD1106 |
| 技术参数及配置要求 | 一、基于 FPGA 的信号处理实验平台(Xilinx Zynq UltraScale+ 系列)(1)*芯片配置:采用 Xilinx Zynq UltraScale+ 系列 SoC 芯片,逻辑单元数量≥200K,Block RAM≥2GB,DSP 切片≥500 个;集成多核 ARM Cortex-A53 处理器,支持 Linux/FreeRTOS 操作系统,可快速搭建 Soc 架构。(2)接口资源:板载标准 FMC 接口,支持无缝对接信号处理扩展板;配备 DDR4 内存(≥2GB)、千兆以太网、USB 3.0、UART/SPI/I2C 等外设接口,支持高速数据传输与多模块联动。(3)信号处理能力:支持 12 位及以上精度 AD/DA 转换,采样率范围 100MSps-500MSps;可实现信号采集、调幅发射机设计、调频接收机设计等基础实验,兼容复杂信号处理算法硬件实现。(4)*教学资源:提供≥30 个配套实验例程,涵盖 FPGA 基础编程、Soc 软硬件协同设计、信号处理、调制解调等核心实验;配套完整图文教程、操作视频及 PPT 课件,支持实验报告模板下载。(5)开发支持:支持Verilog/VHDL 硬件描述语言及 C/C++/Python 软件编程,提供长期技术答疑及固件升级服务。二、FPGA + 控制器异构计算架构 扩展组件(一)STM32 处理器扩展单元(1)*处理器:采用STM32H7系列处理器(2)接口扩展:支持 FMC 接口或高速同步 |
文章推荐:
基于FPGA的信号处理实验平台(JJ2025002903)成交结果公告